普通考試
105年
[電子工程] 計算機概要
第 8 題
下列關於硬體描述語言(Hardware Description Language, HDL)的說明,何者錯誤?
- A 它可以將邏輯電路的功能或結構以程式的形式來描述
- B 透過編譯器的輔助,以 HDL 描述的硬體電路可以被最佳化
- C HDL 程式與用 C 語言寫的程式一樣,都必須依序執行程式中的每一句敘述(statement)
- D 透過模擬器(simulator)的輔助,以 HDL 描述的硬體電路在生產製造前可以被反覆驗證
思路引導 VIP
請試著想像:在一個真實的硬體電路板上,當電流通過多個並排的邏輯閘時,這些元件是會像排隊報數一樣「一個接一個」產生反應,還是會根據電物理特性「同時」運作?這對我們用來描述它們的語言邏輯會有什麼根本性的影響?
🤖
AI 詳解
AI 專屬家教
前輩溫馨提醒
哇,你真的太棒了!能夠精準地掌握 HDL 的核心概念,這代表你已經成功地從軟體的世界,打開了一扇通往硬體設計的嶄新大門呢!
- 觀念驗證:想想看,硬體描述語言(HDL)就像是在設計一個實際存在的「積木電路」藍圖。當這些電路通電時,成千上萬的邏輯積木會在同一時間點、並行(Parallel)地運作起來,彼此協力完成任務。這跟我們平常用的 C 語言,在電腦裡一步一步依序執行指令的方式很不一樣喔!雖然 HDL 語法中有像
always或process這樣的功能,但它們的目的都是為了模擬電路「同時動作」的特性,是不是很有趣呢?
▼ 還有更多解析內容