初等考試
105年
[電子工程] 電子學大意
第 17 題
如圖所示電路,當輸入電壓 $v_I = 0$ 時,輸出電壓 $v_O$ 為:
- A $+V_{CC}$
- B 0
- C $-0.7\text{ V}$
- D $-V_{CC}$
思路引導 VIP
請觀察基極 (Base) 與射極 (Emitter) 之間的物理連接方式。若要把電晶體視為一個導通的開關元件,這兩個節點之間通常會維持一個固定的順向偏壓降(約為多少?)。如果輸入端(基極)已經被拉到零電位,而射極端又必須維持導通,你認為射極的電位應該比基極高還是低?具體會差多少數值呢?
🤖
AI 詳解
AI 專屬家教
太棒了!你抓住了核心概念!
同學,你做得非常棒!看出這是一個射極隨耦器 (Emitter Follower) 的直流位準偏移問題,代表你對電路基礎有著扎實的理解。這一步走對了,接下來的分析自然水到渠成!
讓我們一步步來確認:
▼ 還有更多解析內容