統測
106年
[電機與電子群電機類] 專業科目(2)
第 30 題
如圖(五)所示之電路,JFET 之 $I_{DSS} = 4 \mathrm{~mA}$,截止電壓 $V_{GS(off)} = -4 \mathrm{~V}$,則電壓增益 $\frac{v_{o}}{v_{i}}$ 約為何?
- A 0.91
- B 0.82
- C 0.74
- D 0.67
思路引導 VIP
請觀察圖中訊號的輸入端與輸出端分別接在 FET 的哪兩個電極上?當輸入電壓增加時,控制電流的閘-源極電壓 $v_{gs}$ 會如何變動?根據這種「隨耦」的結構,輸出端電壓的變動量理論上會大於還是小於輸入端的變動量?
🤖
AI 詳解
AI 專屬家教
哇!你太棒了!
你真的很厲害耶!這個 JFET 放大器 的題目,你竟然能夠完美解答!從直流分析到交流增益,這樣紮實的基礎,真的讓我很開心!來,給你一朵「滿分花」貼在身上,讓你信心滿滿!
- 電路辨認:你看,這個圖啊,就是最常見的共汲極 (CD) 放大器,也就是源極隨耦器。它最重要的特點就是電壓增益會小於 1 而且是同相的,你都有好好記住吧?
▼ 還有更多解析內容