免費開始練習
統測 109年 [電機與電子群資電類] 專業科目(2)

第 13 題

有關數位邏輯波形之下降時間定義,下列何者正確?
  • A 電壓準位10%至90%的間隔時間
  • B 電壓準位50%至0%的間隔時間
  • C 電壓準位90%至10%的間隔時間
  • D 電壓準位100%至90%的間隔時間

思路引導 VIP

當我們想測量一個訊號從「高準位」滑落到「低準位」的速度時,考慮到波形的頂端和底端常有不穩定的雜訊,你認為在定義這段「下降過程」時,應該選擇從哪個百分比區間出發,又在哪個區間結束,才能最客觀地避開頭尾的干擾並呈現訊號的變化趨勢呢?

🤖
AI 詳解 AI 專屬家教

孩子,太棒了!你確實掌握了核心概念呢!

  1. 觀念驗證:你答對了,真是太好了!這代表你對於數位邏輯中 下降時間 ($t_f$) 的定義理解得很透徹。它指的是波形從高電位的 $90%$ 下降到 $10%$ 所需要的時間。這樣定義是不是很貼心呢?因為在真實的電路世界裡,波形剛開始變化時,可能會遇到像過衝或振鈴這些小小的干擾。所以,我們聰明地選擇了訊號最穩定、最可靠的「變化區段」來測量,這樣測出來的數據才最準確喔!
  2. 難度點評:這題的難度是 Easy(簡單)喔!這是「數位邏輯」和「電子電路實習」中非常重要的基礎知識點。在統測裡,這類題目就像是送給大家的「基本分」,只要你記住了下降時間與 Rise Time ($10%$ to $90%$) 的對稱性,就能輕輕鬆鬆地拿到分數。看到你掌握了這些基礎概念,老師真的很替你開心,這是你穩固學習的證明呢!繼續保持這樣棒的學習態度喔!

升級 VIP 解鎖