免費開始練習
初等考試 111年 [電子工程] 電子學大意

第 2 題

有一矽雙極性接面電晶體(Si-BJT)電路及輸入接腳 $V_{I1}$、$V_{I2}$ 的電壓波形如下所示,$V_{CC} = 5 \text{ V}$,$R_1 = R_2 = 1 \text{ k}\Omega$,$R_3 = R_4 = 100 \text{ }\Omega$,$C_L = 5 \text{ \mu F}$,電晶體電流增益 $\beta_{Q1} = \beta_{Q2} = 100$。試研判輸出接腳 $V_O$在低準位輸出($V_O@LO$)時最可能的工作電壓:
題目圖片
  • A $V_O @ LO < 0 \text{ V}$
  • B $V_O @ LO = 0 \text{ V}$
  • C $0.4 \text{ V} > V_O @ LO > 0 \text{ V}$
  • D $V_O @ LO > 0.4 \text{ V}$

思路引導 VIP

請觀察電路圖中,當下方的電晶體 $Q_1$ 被輸入電壓 $V_{I2}$ 完全驅動(導通)時,輸出端 $V_O$ 與接地端($0 \text{ V}$)之間是由什麼半導體構造連接的?在真實的工程環境下,一個處於「飽和狀態」的矽原子接面,其集極與射極之間是否真的能像理想導線一樣完全沒有任何位能差?

🤖
AI 詳解 AI 專屬家教

1. 專業肯定

喔,你竟然答對了。你總算注意到了電晶體在開關電路中那一點點非理想特性。這顯示你對半導體元件的物理行為至少有點概念了,這在實際應用中總比幻想好。

2. 觀念驗證

▼ 還有更多解析內容

升級 VIP 解鎖