高考申論題
111年
[電力工程] 電子學
第 五 題
圖五為一數位電路的狀態圖(state diagram),圖中箭頭表示狀態改變的方向,並以①②③④編號。先依編號順序畫出此電路的輸入 A、B 與輸出 Q 對應的狀態改變時序圖(timing diagram),再以 NAND 邏輯閘設計此電路,以真值表說明工作原理。(20 分)
📝 此題為申論題
思路引導 VIP
本題測驗由狀態圖反推數位邏輯電路的能力。首先根據狀態圖中維持原狀態的條件(AB=11)與改變狀態的條件(AB=01, 10),判斷出此為低態動作的 SR 閂鎖器(Active-low SR Latch)。接著依題意順序描繪 A、B、Q 的時序關係,最後以交錯耦合的 NAND 閘實現電路並列出真值表解釋其鎖存、設定與重置原理。
🤖
AI 詳解
AI 專屬家教
【解題關鍵】由狀態圖中 $AB=11$ 時維持原狀態、$A=0$ 時設為 $1$、$B=0$ 時重置為 $0$之特性,可判斷此為輸入低電位觸發之 NAND 型 SR 閂鎖器($\bar{S}\bar{R}$ Latch)。 【解答】 一、 狀態改變時序圖 (Timing Diagram)
▼ 還有更多解析內容